info@panadisplay.com
LVDS-zu-EDV-Signaladapterplatine

LVDS-zu-EDV-Signaladapterplatine

Beschreibung

Generelle Spezifikation

1. Unterstützung von 1/2/4 Datenspuren mit 1,62 Gbit / s (RBR) oder 2,7 Gbit / s (HBR);

2. Entspricht dem VESA eDP1.4-Standard;

3. 1 ~ 2 konfigurierbarer LVDS-Port;

4. RoHS-konform;

5. Eingangsspannung: + 5V; Maximale Spannung: + 6.0V

6. Lagertemperatur: -30 ~ 80 ° C, Betriebstemperatur: -20 ~ 60 ° C

LVDS Pin Beschreibung

LVD-eDP


Stift Symbol Beschreibung
Pin1, 2, 4 LVDS_VDD + 5V (MAX + 6V)
Pin3 NC NC
Pin5, 6 GND Boden
Pin7 RXO0 + LVDS ODD 0+ Signal
Pin8 RXO0- LVDS ODD 0-Signal
Pin9 RXO1 + LVDS ODD 1+ Signal
Pin10 RXO1- LVDS ODD 1- Signal
Pin11 RXO2 + LVDS ODD 2+ Signal
Pin12
RXO2- LVDS ODD 2- Signal
Pin13, 14 GND Boden
Pin15 RXOC + LVDS ODD Clock + Signal
Pin16 RXOC- LVDS ODD Clock-Signal
Pin17 RXO3 + LVDS ODD 3+ Signal
Pin18 RXO3- LVDS ODD 3- Signal
Pin19 RXE0 + LVDS EVEN 0+ Signal
Pin20
RXE0- LVDS EVEN 0- Signal
Pin21 RXE1 + LVDS EVEN 1+ Signal
Pin22 RXE1- LVDS EVEN 1- Signal
Pin23 RXE2 + LVDS EVEN 2+ Signal
Pin24 RXE2- LVDS EVEN 2- Signal
Pin25, 26 GND Boden
Pin27 RXEC + LVDS EVEN Clock + Signal
Pin28 RXEC- LVDS EVEN Clock-Signal
Pin29 REX3 + LVDS EVEN 3+ Signal
Pin30 REX3- LVDS EVEN 3- Signal

eDP Pin Beschreibung

LVDS-eDP.


Stift Symbol Beschreibung
Pin1, 2 + 3,3 V Spannungsversorgung zum Panel (3.3V)
Pin3, 4 GND Boden
Pin5

DP_TX0N

Displayport Lane 0 Negative Ausgabe
Pin6 DP_TX0P Displayport Lane 0 Positiver Ausgang
Pin7 DP_TX1N Displayport Lane 1 Negative Ausgabe
Pin8 DP_TX1P Displayport Lane 1 Positiver Ausgang
Pin9 DP_TX2N Displayport Lane 2 Negative Ausgabe
Pin10 DP_TX2P Displayport Lane 2 Positiver Ausgang
Pin11 DP_TX3 N Displayport Lane 3 Negative Ausgabe
Pin12
DP_TX3P Displayport Lane 3 Positiver Ausgang
Pin13, 14 GND Boden
Pin15 DP_AUX N Displayport AUX 3 Channel Negative Output
Pin16 DP_AUXP Displayport AUX 3 Channel Positiver Ausgang
Pin17, 18, 19 GND Boden
Pin20
HPD Hot Plug

Technische Zeichnung

板卡 LVDS-eDP

Produktbild

LVDS-EDV


Anfrage senden